На конференції платформ минулого тижня, звичайно, AMD ще раз розповіла про своє сімейство процесорів восьмого покоління. Незважаючи на те, що раніше невідомі факти не виявилися, представник компанії узагальнив наявну в даний час інформацію про Hammer.

краща

Ілюстрація годинника для ПК

Як свідчить вищенаведена презентація, процесор восьмого покоління Athlon (ClawHammer) для однопроцесорних настільних ПК має 72-бітну шину пам'яті DDR і підтримує до 4 Гбайт пам'яті, сумісної з DDR200/266/333. Однак представник AMD наголосив, що в міру поширення стандарту DDR-II процесори також отримають новий сумісний контролер пам'яті. За підрахунками, дебют DDR-II має відбутися не раніше кінця 2003 року.

Процесор також включає єдиний 16-розрядний інтерфейс HyperTransport, 128 кбайт кеш-пам’яті першого рівня (інструкція 64 кбайт і кеш даних 64 кбайт), кеш-пам’ять другого рівня 256 або 512 кбайт, і постачається у корпусі mPGA із 754-піновим контактом. Згідно з деякими чутками, процесори ClawHammer з пропускною здатністю 0,13 мкм будуть оснащені 256-кбайтним кешем L2, тоді як використання більшого кешу має відбутися після чергової зміни технології виробництва (90 нанометрів).

Для використання в системах з до восьми процесорів Opteron має двоканальний 72-бітний контролер пам'яті і підтримує до 8 Гбайт пам'яті DDR200/266/333 на процесор. На відміну від ClawHammer, Opteron має три 16-розрядні інтерфейси HyperTransport завдяки підтримці багатопроцесора. Процесор матиме 128 кбайт першого рівня (інструкція 64 кбайт і кеш даних 64 кбайт) і кеш другого рівня 1 або 2 Мбайт і отримає 940-контактний корпус mPGA.

Як відомо, процесор Athlon восьмого покоління планується випустити в четвертому кварталі цього року з нумерацією моделі 3400+ (2 ГГц), за якою слідує версія 4000+ у першому кварталі 2003 року, тоді як Opteron для багатопроцесорних серверів має відбутися у першій половині наступного року.

Згідно з офіційними прес-релізами AMD, K8 отримає 20-25% вбудованого контролера пам'яті порівняно з Athlon, тоді як ще 5% отримають користь від архітектурних удосконалень. Однак, згідно з останніми повідомленнями преси, компанія оприлюднить офіційні дані про ефективність вже в жовтні на Мікропроцесорному форумі.